verilog 시계[디지털 논리 회로]
페이지 정보
작성일 19-10-10 16:37
본문
Download : verilog 시계[디지털 논리 회로].hwp
>
㉮기본 시간 모듈
`timescale 100ns/1ns
module timer_go
(c1k,reset,comma_a,sec_b,sec_a,min_b,min_a,hour_b,hour_a,night_a,c1k_b,c1k_c);
input c1k,reset;
output [5:0] comma_a, sec_b, min_b, hour_b;
output [4:0] sec_a, min_a;
output [2:0] hour_a;
output [3:0] night_a;
output c1k_c;
output [17:0] c1k_b;
reg [5:0] comma_a, sec_b, min_b, hour_b;
reg [4:0] sec_a, min_a;
reg [2:0] hour_a;
reg [3:0] night_a;
reg c1k_c;
reg [17:0] c1k_b;
initial
begin
comma_a=0;
sec_a = 0;
sec_b = 0;
min_a = 0;
min_b = 0;
hour_a = 0;
hour_b = 0;
night_a = 4`hA;
c1k_b = -1;
c1k_c = 0;
end
always @ (posedge c1k or posedge reset)
begin
if (c1k_b == 18`d99999)
begin
c1k_b <= 0;
c1k_c <= 1;
end
else
begin
c1k_b <= c1k_b + 1;
c1k_c = 0;
end
end
always @ (posedge c1k_c or pose…(skip)
verilog,시계,디지털,논리,회로,기타,레포트
레포트/기타
verilog 시계[디지털 논리 회로] , verilog 시계[디지털 논리 회로]기타레포트 , verilog 시계 디지털 논리 회로
다.
verilog 시계[디지털 논리 회로]
Download : verilog 시계[디지털 논리 회로].hwp( 30 )
![verilog%20시계[디지털%20논리%20회로]_hwp_01.gif](http://www.allreport.co.kr/View/verilog%20%EC%8B%9C%EA%B3%84%5B%EB%94%94%EC%A7%80%ED%84%B8%20%EB%85%BC%EB%A6%AC%20%ED%9A%8C%EB%A1%9C%5D_hwp_01.gif)
![verilog%20시계[디지털%20논리%20회로]_hwp_02.gif](http://www.allreport.co.kr/View/verilog%20%EC%8B%9C%EA%B3%84%5B%EB%94%94%EC%A7%80%ED%84%B8%20%EB%85%BC%EB%A6%AC%20%ED%9A%8C%EB%A1%9C%5D_hwp_02.gif)
![verilog%20시계[디지털%20논리%20회로]_hwp_03.gif](http://www.allreport.co.kr/View/verilog%20%EC%8B%9C%EA%B3%84%5B%EB%94%94%EC%A7%80%ED%84%B8%20%EB%85%BC%EB%A6%AC%20%ED%9A%8C%EB%A1%9C%5D_hwp_03.gif)
![verilog%20시계[디지털%20논리%20회로]_hwp_04.gif](http://www.allreport.co.kr/View/verilog%20%EC%8B%9C%EA%B3%84%5B%EB%94%94%EC%A7%80%ED%84%B8%20%EB%85%BC%EB%A6%AC%20%ED%9A%8C%EB%A1%9C%5D_hwp_04.gif)
![verilog%20시계[디지털%20논리%20회로]_hwp_05.gif](http://www.allreport.co.kr/View/verilog%20%EC%8B%9C%EA%B3%84%5B%EB%94%94%EC%A7%80%ED%84%B8%20%EB%85%BC%EB%A6%AC%20%ED%9A%8C%EB%A1%9C%5D_hwp_05.gif)
![verilog%20시계[디지털%20논리%20회로]_hwp_06.gif](http://www.allreport.co.kr/View/verilog%20%EC%8B%9C%EA%B3%84%5B%EB%94%94%EC%A7%80%ED%84%B8%20%EB%85%BC%EB%A6%AC%20%ED%9A%8C%EB%A1%9C%5D_hwp_06.gif)
verilog 시계[디지털 논리 회로]
순서
설명
모듈 및 시뮬레이션
1. 기본 시계 제작 (0.1초~1분단위, 스탑워치)
`전체 시간모듈이지만 1분까지만 코딩하였습니다.`
㉮기본 시간 모듈
`timescale 100ns/1ns
module timer_go
(c1k,reset,comma_a,sec_b,sec_a,min_b,min_a,hour_b,hour_a,night_a,c1k_b,c1k_c);
input c1k,reset;
output [5:0] comma_a, sec_b, min_b, hour_b;
output [4:0] sec_a, min_a;
output [2:0] hour_a;
output [3:0] night_a;
output c1k_c;
output [17:0] c1k_b;
reg [5:0] comma_a, sec_b, min_b, hour_b;
reg [4:0] sec_a, min_a;
reg...
모듈 및 시뮬레이션
1. 기본 시계 제작 (0.1초~1분단위, 스탑워치)
<전체 시간모듈이지만 1분까지만 코딩하였습니다.